Технологічні особливості розвитку сучасних логічних інтегральних схем
dc.contributor.author | Бондаренко, В.Г. | |
dc.date.accessioned | 2018-04-17T14:03:48Z | |
dc.date.available | 2018-04-17T14:03:48Z | |
dc.date.issued | 2015 | |
dc.description | Бондаренко, В.Г. Технологічні особливості розвитку сучасних логічних інтегральних схем / В.Г. Бондаренко // Шевченківська весна 2015: Радіофізика. Електроніка. Комп’ютерні системи: матеріали ХІІІ Міжнар. наук. конф. студ., асп. та молодих вчен., Київ, 1-3 квіт. 2015 р. / Київ. нац. ун-т ім. Тараса Шевченка. – Київ, 2015. – С. 62-64. – Бібліогр.: 18 назв. | en_US |
dc.description.abstract | FPGA (Field Programmable Gate Array) або ПЛІС (програмована логічна інтегральна схема) - напівпровідниковий кристал, зв`язки між вентилями і логіку роботи якого можна формувати і змінювати багаторазово під час роботи. ПЛІС включає набір логічних осередків (вентилі, тригери, осередки пам`яті) і програмовану матрицю, яка забезпечує з`єднання цих осередків згідно з проектом розробника. Якщо раніше була потрібна армія інженерів, щоб розробити всі плати цифрового пристрою, то сьогодні це може бути спроектовано однією людиною всередині однієї мікросхеми ПЛІС. | en_US |
dc.identifier.uri | https://card-file.ontu.edu.ua/handle/123456789/1571 | |
dc.subject | ПЛІС | en_US |
dc.subject | логічні осередки | en_US |
dc.subject | програмована матриця | en_US |
dc.subject | вентилі | en_US |
dc.subject | тригери | en_US |
dc.subject | осередки пам`яті | en_US |
dc.subject | логічні інтегральні схеми | en_US |
dc.subject | напівпровідниковий кристал | en_US |
dc.title | Технологічні особливості розвитку сучасних логічних інтегральних схем | en_US |
dc.title.alternative | Технологические особенности развития современных логических интегральных схем | en_US |
dc.type | Article | en_US |
Файли
Контейнер файлів
1 - 1 з 1
Вантажиться...
- Назва:
- Shevchenkivska vesna_Bondarenko.pdf
- Розмір:
- 768.22 KB
- Формат:
- Adobe Portable Document Format
- Опис:
Ліцензійна угода
1 - 1 з 1